Відмінності між версіями «Чипсети сучасних комп'ютерів. СПК»

Матеріал з Вікі ЦДУ
Перейти до: навігація, пошук
Рядок 2: Рядок 2:
  
 
Найчастіше чипсет материнської плати сучасних комп'ютерів складається з двох основних мікросхем(іноді вони об'єднуються в один чіп, так званий системний контролер-концентратор(англ. Sustem Controller Hub, SCH)):
 
Найчастіше чипсет материнської плати сучасних комп'ютерів складається з двох основних мікросхем(іноді вони об'єднуються в один чіп, так званий системний контролер-концентратор(англ. Sustem Controller Hub, SCH)):
# контролер-концентратор пам'яті(англ. Memory Controller Hub, MCH)або північний міст(англ. northbridge)- забезпечує взаємодію ЦП з пам'яттю. З'єднується з ЦП високошвидкісною шиною(FSB, HyperTransport или QPI).
+
# контролер-концентратор пам'яті(англ. Memory Controller Hub, MCH)або північний міст(англ. northbridge)- забезпечує взаємодію ЦП з пам'яттю. З'єднується з ЦП високошвидкісною шиною(FSB, HyperTransport или QPI). В сучасних ЦП(наприклад Opteron, Itanium, Nehalem, UltraSPARC T1) контролер пам'яті може бути інтегрований безпосередньо в ЦП. В МСН деяких чипсетів може інтегруватися графічний процесор.
 +
#

Версія за 11:30, 10 листопада 2014

Чипсети сучачних комп'ютерів

Найчастіше чипсет материнської плати сучасних комп'ютерів складається з двох основних мікросхем(іноді вони об'єднуються в один чіп, так званий системний контролер-концентратор(англ. Sustem Controller Hub, SCH)):

  1. контролер-концентратор пам'яті(англ. Memory Controller Hub, MCH)або північний міст(англ. northbridge)- забезпечує взаємодію ЦП з пам'яттю. З'єднується з ЦП високошвидкісною шиною(FSB, HyperTransport или QPI). В сучасних ЦП(наприклад Opteron, Itanium, Nehalem, UltraSPARC T1) контролер пам'яті може бути інтегрований безпосередньо в ЦП. В МСН деяких чипсетів може інтегруватися графічний процесор.