Відмінності між версіями «Чипсети сучасних комп'ютерів. СПК»
Матеріал з Вікі ЦДУ
(→Чипсети сучачних комп'ютерів) |
|||
Рядок 1: | Рядок 1: | ||
==Чипсети сучачних комп'ютерів== | ==Чипсети сучачних комп'ютерів== | ||
− | Найчастіше чипсет материнської плати сучасних комп'ютерів складається з двох основних мікросхем(іноді вони об'єднуються в один чіп, так званий системний контролер-концентратор(англ. Sustem Controller Hub, SCH)) | + | Найчастіше чипсет материнської плати сучасних комп'ютерів складається з двох основних мікросхем(іноді вони об'єднуються в один чіп, так званий системний контролер-концентратор(англ. Sustem Controller Hub, SCH)): |
+ | # контролер-концентратор пам'яті(англ. Memory Controller Hub, MCH)або північний міст(англ. northbridge)- забезпечує взаємодію ЦП з пам'яттю. З'єднується з ЦП високошвидкісною шиною(FSB, HyperTransport или QPI). |
Версія за 10:00, 10 листопада 2014
Чипсети сучачних комп'ютерів
Найчастіше чипсет материнської плати сучасних комп'ютерів складається з двох основних мікросхем(іноді вони об'єднуються в один чіп, так званий системний контролер-концентратор(англ. Sustem Controller Hub, SCH)):
- контролер-концентратор пам'яті(англ. Memory Controller Hub, MCH)або північний міст(англ. northbridge)- забезпечує взаємодію ЦП з пам'яттю. З'єднується з ЦП високошвидкісною шиною(FSB, HyperTransport или QPI).