Відмінності між версіями «Синхронна пам'ять SDRAM. СПК»

Матеріал з Вікі ЦДУ
Перейти до: навігація, пошук
Рядок 1: Рядок 1:
 
{{Меню для довідника користувача НОП}}
 
{{Меню для довідника користувача НОП}}
 
 
'''SDRAM''' - синхронна динамічна пам'ять з довільним доступом.  
 
'''SDRAM''' - синхронна динамічна пам'ять з довільним доступом.  
  

Версія за 22:01, 19 листопада 2013

Довідник Список використаних джерел Список учасників НОП

SDRAM - синхронна динамічна пам'ять з довільним доступом.

На відміну від інших типів DRAM, відповідь на команду повертається не відразу, а лише при отриманні тактового сигналу. Тактові сигнали дозволяють організувати роботу SDRAM у вигляді кінцевого автомата.

Пристрої SDRAM розділені на 2 або 4 незалежних банки пам'яті. Входи адреси першого і другого банку пам'яті ( BA0 і BA1 ) визначають, якому банку буде призначена поточна команда.

Команди, виконувані мікросхемою SDRAM

  1. Встановлення регістра режимів
  2. Вхід в режим саморегенерації
  3. Вихід з режиму саморегенерації
  4. Підзаряд як одного, так і всіх банків пам'яті
  5. Авторегенерація (CBR)
  6. Активація банку
  7. Запис та запис з автопідзарядом
  8. Читання та читання з автопідзарядом
  9. Завершення пакета
  10. Вхід та вихід з режиму призупинення синхронізації
  11. Запис / включення виходу
  12. Маска / виключення виходу
  13. Вхід та вихід з режиму зниженого енергоспоживання

Принцип дії

Команди подаються на контакти модуля по семи сигнальних лініях. По одній з них подається тактовий сигнал, передні фронти якого задають моменти часу, в котрі зчитуються команди управління з інших 6 командних ліній:

  • CKE ( clock enable ) - при низькому рівні сигналу блокується подача тактового сигналу на мікросхему. Команди не обробляються, а стан інших командних ліній ігнорується.
  • /CS ( chip select ) - при високому рівні сигналу всі інші керуючі лінії, крім CKE, ігноруються. Діє як команда NOP ( немає оператора).
  • DQM ( data mask ) - високий рівень на цій лінії забороняє читання / запис даних. При одночасно поданої команді запису дані не записуються в DRAM. Присутність цього сигналу в двох тактах, що передують циклу читання призводить до того, що дані не зчитуються з пам'яті.
  • /RAS ( row address strobe ) - це всього лише один командний біт. Разом з /CAS і /WE кодує одну з 8 команд.
  • /CAS ( column address strobe ) - це всього лише один командний біт. Разом з /RAS і /WE кодує одну з 8 команд.
  • /WE ( write enable ) - Разом з /RAS і /CAS кодує одну з 8 команд.